**PASJ2017 WEP104** 

# バンプ電磁石電源のトリップ追従システムの開発

# DEVELOPMENT OF FORCED SYNCHRONOUS TRIP SYSTEM OF BUMP MAGNET POWER SUPPLIES

柳岡栄一<sup>#</sup>, 岡村勝也, 上窪田紀彦, 木村琢郎, 冨澤正人, 武藤亮太郎, 村杉茂 Eiichi Yanaoka <sup>#</sup>, Katsuya Okamura, Norihiko Kamikubota, Takuro Kimura, Masahito Tomizawa, Ryotaro Muto, Shigeru Murasugi High Energy Accelerator Research Organization (KEK) Accelerator Laboratory

### Abstract

At J-PARC MR Slow Extraction, Dynamic Bump System is implemented to reduce the beam loss. Bump orbit is built with four bump magnets and power supplies. The Trip of one power supply cause critical beam loss. For preventing this loss, we develop the forced synchronous trip system. When one power supply trip, the system make others stop output immediately.

### 1. システムの必要性



Figure 1: Component of slow extraction.

J-PACR 主リング遅い取出しでは、バンプ軌道を形成 し1/3 共鳴でビーム取出しを行っている。バンプ軌道は、 遅い直線部の両端に2 台ずつおいているバンプ電磁石 によってつくられている。(Figure 1)バンプ電磁石は、二 極の電磁石で、磁場によりビーム軌道を水平方向に曲 げている。4 台のバンプ電磁石は、上流から Bump1、 Bump2、Bump3、Bump4 と呼ばれていて、それぞれ個別 の電源によって励磁される。遅い取出しについては[1]、 [2]参照。



Figure 2: Current pattern of bump magnets.

# eiichi.yanaoka@kek.jp

遅い取出しは、2017年現在 5.52 秒周期でおこなわれている。RCS から入射された陽子が 30GeV まで加速されたあと、バンプ軌道がつくられ取出しが始まる。遅い取出しは、約2秒間出射している。バンプ電磁石の励磁電流の概形は Figure 2 のようになっている。バンプ電磁石については[3]、[4]参照。



Figure 3: Bump orbits.

Figure 3 上図の黒線は正常なときのバンプ軌道であり、 赤線は目安となる軌道である。下図の黒線は、Bump3の 電源がトリップし正常な軌道よりずれ始めた様子で、リン グの内側と外側に膨らんでいる。対策されなければ、周 回している粒子はすべて失われてしまう。4 つのうちどの 電源のトリップなのかと、それが起こるタイミングにより、上 流から Bump2 のすぐ下流にある静電セプタムに損傷を あたえるが可能性がある。これを防ぐために 1 台がトリッ プした時に他の 3 台の出力を瞬時にとめるシステムが必 要となる。

#### **PASJ2017 WEP104**

### 2 PLC を使ったシステム構築

バンプ電磁石電源がトリップしたとき、電流の減少する 速さは 100A あたり約 10msec である。取出しが行われて いるとき Bump1、Bump2、Bump3、Bump4 は、それぞれ 250~300 A、150~200 A、350~400 A、350~400 A 程 度の電流が流れている。よって数 msec で追従させれば、 はじめにトリップした電源の出力電流が 0 になる前に他 の3 台の電源の出力電流の降下を始められ、ビームロス の抑制効果が充分期待できる。

バンプ電磁石電源には PLC がついていてそれをとお して制御している。その PLC が一通りの制御を行う時間 (ラダープログラムの繰り返し)は、1 msec である。これは、 PLC を使ったすべての制御やエラー処理が1 msec に1 回行われるということである。よって PLC を使えば、大幅 な電源の改造をせず目的のシステムをつくれるであろう。 PLC を使った方法はつぎの3 つが考えられる(Figure 4)。



Figure 4: Method for connect among PLC.

#### 2.1 A. CPU 同士をつなげる

各電源についている PLC をリンクさせる等の方法で、 メモリを共有することである。CPU1 台で、4 台分の PLC モジュールを制御する使い方もある。メモリを共有するこ の方法が一番信号を速く伝えられそうである。しかし3つ の方法の中では一番大改造で、プログラムをすべて作り 直しかつモジュールの交換も必要となってくるかもしれな い。4 台を1 台の大きな装置として扱うこの方法は、電源 間の信号のやりとりでのトラブルが起きたとき、対処が容 易ではないことが考えられる。この問題を重視しA 案は 不採用とした。

#### 2.2 B. 信号を橋渡しする PLC を使う

各電源の中間にPLCをおいて、各電源からのMPS信号を入力する為の配線と各電源に停止信号を送るための配線をする。各電源から集められたMPS情報を見て、 止めるべき電源へ停止信号をおくる。この方法は電源や 電源についている PLC に手を加えずシステムを構築す ることができるが、中間のPLCが入ることで中継する機器 が多くなり速度面では不利になる。電源を改造せずに済 むため、まずこの方法で試験することにした。

Figure 5 は試験の様子であり、電源筐体内の PLC から卓上に置かれた PLC に集められた信号を、各電源の 外部インターロック接続端子に送っている様子である。



Figure 5: Repeater set between PLC.

中継の PLC に使ったのは手近にあった横河電機製の もので、その構成を Figure 6 に示す。電源の MPS 出力 を、F3XD16 か F3XH04 で受取り、F3Y08 から停止すべ き電源の外部インターロックへ停止信号を送った。



Figure 6: PLC module placement.

試験の方法は、4 台の電源を通電した状態で 1 台の 電源のブレーカーを強制的に切る。その時の 4 台の出 力電流を測定し、追従の速さを見ることができる。その結 果を Figure7、Figure8 に示す。



Figure 7: Following current pattern.

#### Proceedings of the 14th Annual Meeting of Particle Accelerator Society of Japan August 1-3, 2017, Sapporo, Japan

### **PASJ2017 WEP104**

中継の入力に汎用の F3XD16 を使ったときの遅れは 約30 msec、高速入力の F3XH04を使った場合は、約15 msec である。バンプ電源の外部インターロック入力は接 点入力で、各電源への停止信号はリレーを使っている。 リレーでの出力は数 msec の遅れを生じる、中継させてい ることも数 msec の遅れの理由となっていると考えられる。 電源に電圧入力またはトランジスタ接点の入力モジュー ルを追加し、さらに中継なしに直接信号を送ることで 15 msec の遅れが半分以下にはなるのではないかと思われ る。

### 2.3 C. PLC を線でつなぐ

この方法は中継の為の遅れを考える必要はないが、 電源本体の PLC のプログラムを書き換える必要がある。 ただし A の CPU 同士をつなげる方法とくらベプログラム の変更はほんの一部である。停止信号を受けるために 高速モジュールを電源に追加し、接点入力に比べて数 msec 速く信号を伝えることができる。



Figure 8: PLC module placement.

追従の入出力のモジュールの構成を Figure 8 に示す。 J-PARC MR では F3YD04 を使用している機器がなく、B の試験で F3XH04 の動作確認できたので、各電源に高 速入力のための F3XH04 を追加する方法を採用した。

B の方式と時と同じようにバンプ電源のブレーカーを 強制的に切り、追従の速さを測定した。



Figure 9: Following current pattern.

Figure 9 は、Bump1 の電源を停止させて、Bump2~4 の追従をみたものである。Bump2~4 を停止させ測定した出力電流の遅れを Table 1 に示す。

#### Table 1: Following Delay

|                |       |       |       | unin.msec |
|----------------|-------|-------|-------|-----------|
|                | Bump1 | Bump2 | Bump3 | Bump4     |
| Bump1(Digital) | 0     | 2.1   | 2.4   | 3.5       |
| Bump2(Digital) | 2.3   | 0     | 2.3   | 3.2       |
| Bump3(Digital) | 1.5   | 1.8   | 0     | 2.8       |
| Bump4(Digital) | 3.3   | 2.5   | 3.3   | 0         |
| Bump1(Analog)  | 0     | 1.7   | 3.3   | 2         |
| Bump2(Analog)  | 2.4   | 0     | 2.5   | 1.6       |
| Bump3(Analog)  | 3.3   | 2.8   | 0     | 2.8       |
| Bump4(Analog)  | 1.7   | 1.9   | 1.6   | 0         |

バンプ電磁石電源には、メモリに記録されたパターン を電流出力する Digital Mode とリアルタイムに電圧入力 されるパターンを電流出力する Analog Mode がある。

Table 1 の左端の列は、強制的にトリップさせる電源と そのモードが書いてあり、その横の数値は各電源の遅れ を示している。おおむね 3 msec に収まっておりこの方式 をビーム運転に使えば、かなりビームロスが抑えられると 考えられる。そして、このシステムを 2017/4 から導入した。

### 3. まとめと改良

2017/6/3 に、加速器運転中 Bump3 の電源がトリップし 追従システムが作動した。そのときのビーム電流が Figure10の shot78066 である。システムがなかったならす べての粒子が無くなっていただろうが、15%のロスで収 まっている。



Figure 10: Beam current operating system.

しかし翌日再び Shot100019 で Bump3 のトリップしたと き、ビーム電流は維持されていて、ロスがまったく発生し ていない。BPM によるビーム軌道の時間変化を確認す ると Shot78066 では Shot100019 とくらべ追従の遅れが、 15 msec 以上大きいと推測される。その原因について現 在調査中である。

## 参考文献

- [1] M.Tomizawa *et al.*, "Present Status and Future Plans of J-PARC Slow Extraction", PASJ2016, p74.
- [2] M.Tomizawa *et al.*, "Approach for High Intensity Slow Extraction from J-PARC Main Ring", PASJ2012, p80.
- [3] E.Yanaoka *et al.*, "Development of Dynamic Bump System for J-PARC Slow Extraction", PASJ2011, p403.
- [4] E.Yanaoka *et al.*, "Development of J-PARC MR Bump Magnet for Slow Extraction", PASJ2008, p361.